SPC5644AF0MLU2 32-битови микроконтролери – MCU 32BIT3MB Flsh192KRAM
♠ Описание на продукта
Атрибут на продукта | Стойност на атрибута |
производител: | NXP |
Категория на продукта: | 32-битови микроконтролери - MCU |
RoHS: | Подробности |
серия: | MPC5644A |
Стил на монтаж: | SMD/SMT |
Ядро: | e200z4 |
Размер на програмната памет: | 4 MB |
Размер на RAM за данни: | 192 kB |
Ширина на шината за данни: | 32 бита |
Максимална тактова честота: | 120 MHz |
Минимална работна температура: | - 40 С |
Максимална работна температура: | + 125 С |
Квалификация: | AEC-Q100 |
Опаковка: | поднос |
Марка: | NXP Semiconductors |
Чувствителен към влага: | да |
Серия процесори: | MPC5644A |
Вид на продукта: | 32-битови микроконтролери - MCU |
Фабрично количество в опаковка: | 200 |
подкатегория: | Микроконтролери - MCU |
Част # Псевдоними: | 935321662557 |
Единично тегло: | 1.868 g |
♠ 32-битови микроконтролери - MCU
Ядрото на хост процесора e200z4 на микроконтролера е изградено върху технологията Power Architecture® и е проектирано специално за вградени приложения.В допълнение към технологията Power Architecture, това ядро поддържа инструкции за цифрова обработка на сигнала (DSP).MPC5644A има две нива на йерархия на паметта, състояща се от 8 KB кеш с инструкции, подкрепен от 192 KB SRAM в чипа и 4 MB вътрешна флаш памет.
MPC5644A включва интерфейс за външна шина, както и шина за калибриране, която е достъпна само при използване на Freescale VertiCal Calibration System.Този документ описва характеристиките на MPC5644A и подчертава важни електрически и физически характеристики на устройството.
• 150 MHz e200z4 Power Architecture ядро
— Кодиране на инструкции с променлива дължина (VLE)
— Суперскаларна архитектура с 2 изпълнителни единици
— До 2 инструкции с цели числа или с плаваща запетая на цикъл
— До 4 операции за умножение и натрупване на цикъл
• Организация на паметта
— 4 MB вградена флаш памет с ECC и четене по време на запис (RWW)
— 192 KB SRAM на чип с функция в режим на готовност (32 KB) и ECC
— 8 KB кеш за инструкции (със заключване на линия), конфигурируем като 2- или 4-посочен
— 14 + 3 KB eTPU код и RAM за данни
— 5 ✖ 4 напречен превключвател (XBAR)
— MMU с 24 входа
— Външен шинен интерфейс (EBI) с подчинен и главен порт
• Fail Safe защита
— Модул за защита на паметта с 16 входа (MPU)
— CRC модул с 3 подмодула
— Сензор за температура на кръстовището
• Прекъсвания
— Конфигурируем контролер за прекъсване (с NMI)
— 64-канален DMA
• Серийни канали
— 3 ✖ eSCI
— 3 ✖ DSPI (2 от които поддържат низходящ микро втори канал [MSC])
— 3 ✖ FlexCAN с 64 съобщения всеки
— 1 ✖ FlexRay модул (V2.1) до 10 Mbit/s с двоен или единичен канал и 128 обекта за съобщения и ECC
• 1 ✖ eMIOS: 24 унифицирани канала
• 1 ✖ eTPU2 (eTPU от второ поколение)
— 32 стандартни канала
— 1 ✖ реакционен модул (6 канала с три изхода на канал)
• 2 подобрени аналогово-цифрови преобразуватели на опашка (eQADC)
— Четиридесет 12-битови входни канала (мултиплексирани на 2 ADC);разширяем до 56 канала с външни мултиплексори
— 6 опашки с команди
— Поддръжка на тригер и DMA
— 688 ns минимално време за преобразуване
• Вграден CAN/SCI/FlexRay Bootstrap зареждащ модул с Boot Assist Module (BAM)
• Nexus
— Клас 3+ за ядрото e200z4
— Клас 1 за eTPU
• JTAG (5-пинов)
• Семафор за задействане на разработка (DTS)
— Регистър на семафори (32 бита) и идентификационен регистър
— Използва се като част от задействан протокол за събиране на данни
— EVTO щифтът се използва за комуникация с външния инструмент
• Генериране на часовник
— Вграден основен осцилатор 4–40 MHz
— FMPLL на чип (честотно модулирана фазово заключена верига)
• До 120 I/O линии с общо предназначение
— Индивидуално програмируем като вход, изход или специална функция
— Програмируем праг (хистерезис)
• Режим на намаляване на мощността: бавен, стоп и режими на готовност
• Гъвкава схема на доставка
— 5 V единично захранване с външен баласт
— Множество външно захранване: 5 V, 3,3 V и 1,2 V
• Пакети
— 176 LQFP
— 208 МАПБГА
— 324 ТЕПБГА
496-пинов CSP (само инструмент за калибриране)