LCMXO1200C-4TN144C FPGA – Програмируема на място гейт матрица 1200 LUTs 113 IO 1.8 /2.5/3.3V -4 Spd
♠ Описание на продукта
Атрибут на продукта | Стойност на атрибута |
производител: | Решетка |
Категория на продукта: | FPGA - полево програмируема гейт матрица |
RoHS: | Подробности |
серия: | LCMXO1200C |
Брой логически елементи: | 1200 LE |
Брой I/O: | 113 I/O |
Захранващо напрежение - мин.: | 1,71 V |
Захранващо напрежение - Макс. | 3,465 V |
Минимална работна температура: | 0 С |
Максимална работна температура: | + 85 С |
Скорост на данните: | - |
Брой трансивъри: | - |
Стил на монтаж: | SMD/SMT |
Опаковка/Калъф: | TQFP-144 |
Опаковка: | поднос |
Марка: | Решетка |
Разпределена RAM: | 6,4 kbit |
Вграден блок RAM - EBR: | 9,2 kbit |
Височина: | 1,4 мм |
Дължина: | 20 мм |
Максимална работна честота: | 550 MHz |
Чувствителен към влага: | да |
Брой блокове с логически масиви - LABs: | 150 ЛАБ |
Работен захранващ ток: | 21 mA |
Работно захранващо напрежение: | 1,8 V/2,5 V/3,3 V |
Вид на продукта: | FPGA - полево програмируема гейт матрица |
Фабрично количество в опаковка: | 60 |
подкатегория: | Програмируеми логически ИС |
Обща памет: | 15,6 kbit |
ширина: | 20 мм |
Единично тегло: | 1.319 g |
Енергонезависим, безкрайно преконфигурируем
• Моментално включване – включва се за микросекунди
• Единичен чип, не е необходима външна памет за конфигурация
• Отлична сигурност на дизайна, без битов поток за прихващане
• Преконфигурирайте базираната на SRAM логика за милисекунди
• SRAM и енергонезависима памет, програмируеми през JTAG порт
• Поддържа фоново програмиране на енергонезависима памет
Спящ режим
• Позволява до 100x намаляване на статичния ток
Преконфигуриране на TransFR™ (TFR)
• Актуализация на логиката на място, докато системата работи
Висока I/O към логическа плътност
• 256 до 2280 LUT4s
• 73 до 271 I/O с обширни опции за пакети
• Поддържана миграция на плътност
• Безоловна/съвместима с RoHS опаковка
Вградена и разпределена памет
• До 27,6 Kbits sysMEM™ Embedded Block RAM
• До 7,7 Kbits разпределена RAM
• Специализирана FIFO контролна логика
Гъвкав I/O буфер
• Програмируемият sysIO™ буфер поддържа широк набор от интерфейси:
– LVCMOS 3.3/2.5/1.8/1.5/1.2
– LVTTL
– PCI
– LVDS, Bus-LVDS, LVPECL, RSDS
sysCLOCK™ PLLs
• До две аналогови PLL на устройство
• Тактово умножение, деление и фазово изместване
Поддръжка на системно ниво
• IEEE стандарт 1149.1 гранично сканиране
• Вграден осцилатор
• Устройствата работят с 3.3V, 2.5V, 1.8V или 1.2V захранване
• Съвместимо с IEEE 1532 вътрешно системно програмиране